EP3SL340F1517I4N
FPGA - 現(xiàn)場可編程門陣列 FPGA - Stratix III 13500 LABs 976 IOs
產(chǎn)品: Stratix III
邏輯元件數(shù)量: 337500
邏輯數(shù)組塊數(shù)量——LAB: 13500
輸入/輸出端數(shù)量: 976 I/O
工作電源電壓: 1.2 V to 3.3 V
工作溫度: - 40 C + 85 C
內(nèi)嵌式塊RAM - EBR: 2109 kbit
系列: EP3SE340 Stratix III
工廠包裝數(shù)量: 21
總內(nèi)存: 18381 kbit
商標(biāo)名: Stratix III
Altera Stratix? III高性能FPGAAltera的Stratix? III高性能FPGA是世界上將最佳性能、最大密度和最低功耗完美結(jié)合的高端FPGA。Stratix? III FPGA為下一代基站、網(wǎng)絡(luò)基礎(chǔ)設(shè)施和高級成像設(shè)備提供了高性能和高度集成能力。針對易于使用和快速系統(tǒng)集成而專門設(shè)計的Stratix? III FPGA系統(tǒng)共有兩種經(jīng)優(yōu)化的型號,以滿足不同應(yīng)用的需要。Stratix? III L系列主要針對邏輯、存儲器和乘法器比率需達(dá)到平衡的主流應(yīng)用。Stratix? III E系列含有較多存儲器和乘法器且適合以數(shù)據(jù)為中心的應(yīng)用。 |
特性- 擁有48,000至338,000個邏輯單元(LE)
- 2,430至20,497 Kbits的嵌入式TriMatrix?存儲器由由三種尺寸的RAM模塊組成,可實現(xiàn)真正的雙端口存儲器和先進(jìn)先出(FIFO)緩存器
- 高速DSP模塊專門用于實現(xiàn)9×9位、12×12位、18×18位和36×36位乘法器(可在550 MHz下運行)功能、乘法-累加功能以及有限脈沖響應(yīng)(FIR)濾波器功能
- I/O:GND:PWR比率達(dá)8:1:1,支持管芯和封裝去耦合,實現(xiàn)了可靠的信號完整性
- 采用可編程電源技術(shù),最大程度降低功耗的同時,還最大程度提高了器件性能
- 在低電壓器件(訂購單代碼前綴為L)上使用可選內(nèi)核電壓,支持選擇最低功耗操作或最高性能操作
- 每個器件多達(dá)16個全局時鐘、88個區(qū)域時鐘和116個外設(shè)時鐘
- 每個器件多達(dá)12個鎖相環(huán)(PLL),支持PLL重新配置、時鐘切換、可編程帶寬、時鐘綜合和動態(tài)相移
- 存儲器接口支持所有I/O組上的專用DQS邏輯
- 在多達(dá)24個模塊化I/O塊上,支持高速外部存儲器接口,包括DDR、DDR2、DDR3 SDRAM、RLDRAM II、QDR II和QDR II+ SRAM
- 24個模塊化I/O塊排列了達(dá)1104個用戶I/O引腳,支持多種工業(yè)I/O標(biāo)準(zhǔn)
- 所有I/O塊上的動態(tài)片內(nèi)匹配(OCT)支持自動校準(zhǔn)
- 高速差分I/O支持,SERDES和動態(tài)相位對齊(DPA)電路性能可達(dá)1.25Gbps
- 支持高速網(wǎng)絡(luò)和通信總線標(biāo)準(zhǔn),包括SPI-4.2、SFI-4、SGMII、Utopia IV、萬兆位以太網(wǎng)XSLI、RapidIO和NPSI
- 僅高密度高性能FPGA支持256-位AES易失和非易失安全密鑰,從而保護(hù)設(shè)計
- 可靠的芯片熱插拔和上電順序支持
- 集成有配置存儲器錯誤探測CRC,確定關(guān)鍵錯誤,實現(xiàn)高度可靠的系統(tǒng)支持
- 內(nèi)置錯誤校正編碼(ECC)電路,以探測和校正M144K TriMatrix?存儲器模塊上數(shù)據(jù)錯誤
- 支持Nios? II嵌入式處理器
- 支持多種由Altera? MegaCore?模塊提供的知識產(chǎn)權(quán)宏功能和Altera宏功能合作伙伴計劃(AMPPSM)宏功能
|
Stratix III系列特性
|
系列 | 器件/ 特性 |
ALM |
邏輯單元(LE) | M9K 模塊 | M144K 模塊 | MLAB 模塊 | 總 嵌入式 RAM Kbit | MLAB RAM Kbit | 總 RAM Kbit | 18x18位 乘法器 (FIR模式) |
PLL |
Stratix? III 邏輯 系列 | EP3SL50 | 19K | 47.5K | 108 | 6 | 950 | 1,836 | 297 | 2,133 | 216 | 4 | EP3SL70 | 27K | 67.5K | 150 | 6 | 1,350 | 2,214 | 422 | 2,636 | 288 | 4 | EP3SL110 | 43K | 107.5K | 275 | 12 | 2,150 | 4,203 | 672 | 4,875 | 288 | 8 | EP3SL150 | 57K | 142.5K | 355 | 16 | 2,850 | 5,499 | 891 | 6,390 | 384 | 8 | EP3SL200 | 80K | 200K | 468 | 36 | 4,000 | 9,396 | 1,250 | 10,646 | 576 | 12 | EP3SL340 | 135K | 337.5K | 1040 | 48 | 6,750 | 16,272 | 2,109 | 18,381 | 576 | 12 | Stratix? III 增強型 系列 | EP3SE50 | 19K | 47.5K | 400 | 12 | 950 | 5,328 | 297 | 5,625 | 384 | 4 | EP3SE80 | 32K | 80K | 495 | 12 | 1,600 | 6,183 | 500 | 6,683 | 672 | 8 | EP3SE110 | 43K | 107.5K | 639 | 16 | 2,150 | 8,055 | 672 | 8,727 | 896 | 8 | EP3SE260 | 102K | 255K | 864 | 48 | 5,100 | 14,688 | 1,594 | 16,282 | 768 | 12 |
|
開發(fā)工具 |
Stratix? III FPGA開發(fā)套件Altera的Stratix? III開發(fā)套件包括全功能現(xiàn)場可編程門陣列(FPGA)開發(fā)板、硬件和軟件開發(fā)工具、文檔和開始FPGA開發(fā)所需要的其他附件。該套件提供集成式控制環(huán)境,包括一個USB指令控制器、多端口SRAM/DDR SDRAM/閃存控制器、以太網(wǎng)、板上儀表和帶有演示電路(用Verilog HDL代碼指定)的實例設(shè)計,幫助用戶快速開始設(shè)計。開發(fā)板包括一個用存儲在閃存中的硬件參考設(shè)計配置的Altera Stratix III FPGA。用戶可將開發(fā)板以及套件中所含的實例設(shè)計作為平臺,以原型設(shè)計復(fù)雜的嵌入式系統(tǒng)。 |  |
|
1:由于型號種類繁多,價格時有更新,請顧客一定要與我們溝通咨詢后才可下單。
2:買家咨詢的時候請務(wù)必說清楚(完整型號、封裝、數(shù)量),以便我們及時報價。
3:買家無提前咨詢而下單的,如果由于缺貨或者漲價而導(dǎo)致無法發(fā)貨的,我司不承擔(dān)任何責(zé)任,一律作退款處理。
4:生產(chǎn)型企業(yè)可申請月結(jié)和貨到付款。
5:千元以上免運費(特殊商品除外)。
6:報價不含任何銷售稅,計算含稅價請*1.17。