EPM7256AETC100-5
CPLD - MAX 7000 256 Macro 84 IOs
產(chǎn)品: MAX 7000A
大電池?cái)?shù)量: 256
邏輯數(shù)組塊數(shù)量——LAB: 16
最大工作頻率: 172.4 MHz
傳播延遲—最大值: 5.5 ns
輸入/輸出端數(shù)量: 84 I/O
工作電源電壓: 3.3 V
工作溫度: 0 C + 70 C
封裝 : TQFP-100
存儲(chǔ)類型: EEPROM
柵極數(shù)量: 5000
系列: EPM7256AE MAX 7000AE
工廠包裝數(shù)量: 90
電源電壓 : 3 V 3.6 V
商標(biāo)名: MAX 7000 g
Altera MAX? II/IIG/IIZ CPLD
Altera MAX? II CPLD系列是有史以來(lái)功耗最低、成本最低的CPLD。Altera的MAX II CPLD系列基于突破性的體系結(jié)構(gòu),在所有CPLD系列中其單位I/O引腳的功耗和成本均最低。隨著MAX IIZ CPLD的推出,共有三種型號(hào)產(chǎn)品都使用了同樣的創(chuàng)新CPLD體系結(jié)構(gòu):MAX II,MAX IIG和MAX IIZ。MAX IIZ CPLD具有零功耗的特性,與低成本MAX II CPLD系列有相同的非易失、即用性優(yōu)勢(shì),可用于多種功能和應(yīng)用。MAX II CPLD系列是即用性、非易失器件,面向低密度通用邏輯和便攜式應(yīng)用,例如蜂窩手機(jī)設(shè)計(jì)等。
特性- 低成本、低功耗CPLD
- 即用性、非易失體系結(jié)構(gòu)
- 待機(jī)電流低至25 μA
- 支持快速傳輸延遲和時(shí)鐘至輸出延時(shí)
- 帶有四個(gè)全局時(shí)鐘,其中每個(gè)邏輯陣列模塊(LAB)可用兩個(gè)時(shí)鐘
- UFM模塊的非易失存儲(chǔ)高達(dá)8 Kbits
- MultiVolt內(nèi)核能向器件提供3.3V/2.5V或 1.8V的外部電壓
- MultiVolt I/O接口支持3.3-V、2.5-V、1.8-V和1.5-V邏輯電平
- 總線友好型體系結(jié)構(gòu)包括有可編程擺率、驅(qū)動(dòng)強(qiáng)度、總線保持和可編程上拉電阻
- 施密特觸發(fā)器啟用噪聲容限輸入(每個(gè)引腳均可編程)
- 對(duì)于66MHz下的3.3-V操作,I/O完全符合外設(shè)部件互連標(biāo)準(zhǔn)特別興趣小組(PCI SIG)PCI本地總線規(guī)范修訂版2.2要求
- 支持熱插拔
- 內(nèi)置聯(lián)合測(cè)試行動(dòng)組(JTAG)邊界掃描測(cè)試(BST)電路符合IEEE標(biāo)準(zhǔn)1149.1-1990
- ISP電路符合IEEE標(biāo)準(zhǔn)1532
| 應(yīng)用- 上電順序
- 系統(tǒng)配置
- I/O擴(kuò)展
- 接口橋接
|
MAX II特性
MAX II方框圖
 |
1:由于型號(hào)種類繁多,價(jià)格時(shí)有更新,請(qǐng)顧客一定要與我們溝通咨詢后才可下單。
2:買家咨詢的時(shí)候請(qǐng)務(wù)必說(shuō)清楚(完整型號(hào)、封裝、數(shù)量),以便我們及時(shí)報(bào)價(jià)。
3:買家無(wú)提前咨詢而下單的,如果由于缺貨或者漲價(jià)而導(dǎo)致無(wú)法發(fā)貨的,我司不承擔(dān)任何責(zé)任,一律作退款處理。
4:生產(chǎn)型企業(yè)可申請(qǐng)?jiān)陆Y(jié)和貨到付款。
5:千元以上免運(yùn)費(fèi)(特殊商品除外)。
6:報(bào)價(jià)不含任何銷售稅,計(jì)算含稅價(jià)請(qǐng)*1.17。